“เวนิส” ของ AMD: บุกเบิกอนาคตแห่งการประมวลผลด้วยเทคโนโลยี 2nm ของ TSMC ในไต้หวัน

โปรเซสเซอร์ EPYC รุ่นต่อไปของ AMD “เวนิส” นำทัพด้วยเทคโนโลยี 2nm สุดล้ำของ TSMC เปิดศักราชใหม่แห่งกา
“เวนิส” ของ AMD: บุกเบิกอนาคตแห่งการประมวลผลด้วยเทคโนโลยี 2nm ของ TSMC ในไต้หวัน

ไทเป, ไต้หวัน – 15 เมษายน – บริษัท Advanced Micro Devices, Inc. (AMD) ได้ประกาศว่าโปรเซสเซอร์ EPYC รุ่นต่อไปของบริษัท ซึ่งมีชื่อรหัสว่า "Venice" จะเป็นโปรเซสเซอร์ประมวลผลประสิทธิภาพสูง (HPC) ตัวแรกที่ใช้เทคโนโลยี 2-nanometer (2nm) ของ Taiwan Semiconductor Manufacturing Co. (TSMC) ซึ่งถือเป็นก้าวสำคัญในด้านการประมวลผลขั้นสูง ตอกย้ำความร่วมมือที่แข็งแกร่งระหว่าง AMD และ TSMC และทำให้ไต้หวันอยู่ในแถวหน้าของนวัตกรรมเซมิคอนดักเตอร์

ในการแถลงการณ์เมื่อวันอังคารที่ผ่านมา AMD ยืนยันว่าโปรเซสเซอร์ "Venice" ประสบความสำเร็จในการ "tape-out process" ซึ่งเป็นขั้นตอนสุดท้ายของการออกแบบวงจรรวมก่อนการผลิตจำนวนมาก โดยมีกำหนดเปิดตัวโปรเซสเซอร์นวัตกรรมนี้ในปีหน้า ซึ่งสัญญาว่าจะปฏิวัติความสามารถและประสิทธิภาพของศูนย์ข้อมูล

ความสำเร็จนี้เป็นผลโดยตรงจากความร่วมมือระหว่าง AMD และ TSMC จากข้อมูลของ AMD ทั้งสองบริษัทได้ร่วมกันปรับปรุงสถาปัตยกรรมดีไซน์ใหม่ด้วยเทคโนโลยีกระบวนการผลิตที่ล้ำสมัยผ่านความร่วมมือระยะยาว เป้าหมายของความร่วมมือคือการเพิ่มประสิทธิภาพและประสิทธิภาพสูงสุดในโปรเซสเซอร์ "Venice" ที่กำลังจะมาถึง

Lisa Su (蘇姿丰) ซีอีโอของ AMD ได้เข้าเยี่ยมชม C.C. Wei (魏哲家) ประธานและซีอีโอของ TSMC ที่สำนักงานใหญ่ของ TSMC ใน Hsinchu เมื่อเร็วๆ นี้ การเข้าชมครั้งนี้เน้นย้ำถึงความสัมพันธ์ใกล้ชิดระหว่างทั้งสองบริษัท และสอดคล้องกับการเริ่มต้นการผลิตกระบวนการผลิต 2nm ที่วางแผนไว้ของ TSMC ในช่วงครึ่งหลังของปีนี้

โปรเซสเซอร์ HPC ใหม่ "Venice" ยังเป็นก้าวสำคัญสำหรับแผนงาน CPU ของศูนย์ข้อมูลของ AMD โดยเน้นย้ำถึงความมุ่งมั่นของบริษัทในการนำเสนอโซลูชันที่เป็นนวัตกรรมใหม่เพื่อตอบสนองความต้องการที่เพิ่มขึ้นของอุตสาหกรรมการประมวลผล นอกจากนี้ เพื่อเน้นย้ำถึงความมุ่งมั่นในการผลิตในสหรัฐอเมริกา AMD ยังได้เน้นย้ำถึงความสำเร็จในการตรวจสอบความถูกต้องของผลิตภัณฑ์หน่วยประมวลผลกลาง (CPU) AMD EPYC รุ่นที่ 5 ที่โรงงานเวเฟอร์แห่งใหม่ของ TSMC ที่ตั้งอยู่ในรัฐแอริโซนา

"TSMC เป็นพันธมิตรหลักมาเป็นเวลาหลายปี และความร่วมมืออย่างลึกซึ้งของเรากับทีมงาน R&D และการผลิตของพวกเขาได้ช่วยให้ AMD สามารถส่งมอบผลิตภัณฑ์ชั้นนำที่ผลักดันขีดจำกัดของการประมวลผลประสิทธิภาพสูงได้อย่างสม่ำเสมอ" Lisa Su จาก AMD กล่าว

Lisa Su กล่าวเพิ่มเติมว่า: "การเป็นลูกค้า HPC ชั้นนำสำหรับกระบวนการ N2 ของ TSMC และสำหรับ TSMC Arizona Fab 21 เป็นตัวอย่างที่ดีว่าเราทำงานร่วมกันอย่างใกล้ชิดเพื่อขับเคลื่อนนวัตกรรมและส่งมอบเทคโนโลยีขั้นสูงที่จะขับเคลื่อนอนาคตของการประมวลผล"

Fab 21 ซึ่งเป็นโรงงาน TSMC แห่งแรกในแอริโซนา เริ่มผลิตจำนวนมากในปี 2024 โดยใช้กระบวนการ 4nm

ในการตอบสนอง Wei (魏哲家) ของ TSMC แสดงความภาคภูมิใจในความร่วมมือ โดยกล่าวว่า "ด้วยการทำงานร่วมกัน เรากำลังขับเคลื่อนการปรับขนาดเทคโนโลยีที่สำคัญ ส่งผลให้ประสิทธิภาพดีขึ้น ประสิทธิภาพการใช้พลังงานดีขึ้น และผลผลิตสำหรับซิลิกอนประสิทธิภาพสูง"

ปัจจุบัน TSMC กำลังสร้างโรงงานแห่งที่สองในแอริโซนา โดยคาดว่าจะเริ่มการผลิตเชิงพาณิชย์ในปี 2028 โดยใช้กระบวนการ 2nm และ 3nm นอกจากนี้ บริษัทยังวางแผนที่จะเริ่มการก่อสร้างโรงงานแห่งที่สามในรัฐ โดยคาดว่าจะใช้กระบวนการ 2nm หรือขั้นสูงกว่า



Sponsor