“Venice” của AMD: Tiên phong tương lai điện toán với công nghệ 2nm của TSMC tại Đài Loan

Bộ xử lý EPYC thế hệ tiếp theo "Venice" của AMD dẫn đầu với tiến trình 2nm tiên tiến của TSMC, mở ra một kỷ nguyên mới của điện toán hiệu năng cao.
“Venice” của AMD: Tiên phong tương lai điện toán với công nghệ 2nm của TSMC tại Đài Loan

Đài Bắc, Đài Loan – Ngày 15 tháng 4 - Advanced Micro Devices, Inc. (AMD) đã thông báo rằng bộ vi xử lý EPYC thế hệ tiếp theo của họ, có tên mã "Venice", sẽ là bộ vi xử lý điện toán hiệu năng cao (HPC) đầu tiên sử dụng quy trình 2 nanomet (2nm) đột phá của Taiwan Semiconductor Manufacturing Co. (TSMC). Điều này đánh dấu một bước tiến quan trọng trong lĩnh vực điện toán tiên tiến, củng cố mối quan hệ đối tác vững mạnh giữa AMD và TSMC, đồng thời đưa Đài Loan lên vị trí dẫn đầu về đổi mới bán dẫn.

Trong một tuyên bố được đưa ra vào thứ Ba, AMD xác nhận rằng bộ vi xử lý "Venice" đã hoàn thành thành công "quá trình tape-out", giai đoạn cuối cùng của thiết kế mạch tích hợp trước khi sản xuất hàng loạt. Việc ra mắt bộ vi xử lý đột phá này dự kiến vào năm tới, hứa hẹn sẽ cách mạng hóa khả năng và hiệu suất của các trung tâm dữ liệu.

Thành tựu này là kết quả trực tiếp của những nỗ lực hợp tác giữa AMD và TSMC. Theo AMD, hai công ty đã cùng nhau tối ưu hóa các kiến trúc thiết kế mới với công nghệ quy trình tiên tiến thông qua mối quan hệ đối tác lâu dài của họ. Sự hợp tác này nhằm tối đa hóa hiệu suất và hiệu quả trong bộ vi xử lý "Venice" sắp tới.

Giám đốc điều hành AMD Lisa Su (蘇姿丰) gần đây đã đến thăm Chủ tịch kiêm Giám đốc điều hành TSMC C.C. Wei (魏哲家) tại trụ sở chính của TSMC ở Tân Trúc. Chuyến thăm này nhấn mạnh mối quan hệ chặt chẽ giữa hai công ty và trùng với việc TSMC dự kiến bắt đầu sản xuất quy trình 2nm vào nửa cuối năm nay.

Bộ vi xử lý HPC mới "Venice" cũng là một bước tiến lớn cho lộ trình CPU trung tâm dữ liệu của AMD, nhấn mạnh cam kết của công ty trong việc cung cấp các giải pháp sáng tạo để đáp ứng nhu cầu ngày càng tăng của ngành công nghiệp điện toán. Nhấn mạnh hơn nữa cam kết của mình đối với sản xuất tại Hoa Kỳ, AMD cũng nhấn mạnh việc xác nhận thành công các sản phẩm bộ xử lý trung tâm (CPU) AMD EPYC thế hệ thứ 5 tại nhà máy wafer mới của TSMC ở Arizona.

"TSMC đã là một đối tác quan trọng trong nhiều năm và sự hợp tác sâu sắc của chúng tôi với các nhóm R&D và sản xuất của họ đã giúp AMD liên tục cung cấp các sản phẩm hàng đầu, vượt qua giới hạn của điện toán hiệu năng cao," Lisa Su của AMD cho biết.

Lisa Su nói thêm: "Việc trở thành khách hàng HPC hàng đầu cho quy trình N2 của TSMC và cho TSMC Arizona Fab 21 là những ví dụ tuyệt vời về cách chúng tôi đang làm việc chặt chẽ cùng nhau để thúc đẩy sự đổi mới và cung cấp các công nghệ tiên tiến sẽ thúc đẩy tương lai của điện toán."

Fab 21, nhà máy TSMC đầu tiên ở Arizona, đã bắt đầu sản xuất hàng loạt vào năm 2024 bằng quy trình 4nm.

Đáp lại, Wei (魏哲家) của TSMC bày tỏ sự tự hào về sự hợp tác, nói rằng, "Bằng cách làm việc cùng nhau, chúng tôi đang thúc đẩy quy mô công nghệ đáng kể, mang lại hiệu suất tốt hơn, hiệu quả năng lượng và sản lượng cao hơn cho silicon hiệu năng cao."

TSMC hiện đang xây dựng nhà máy thứ hai ở Arizona, với dự kiến sản xuất thương mại vào năm 2028, sử dụng các quy trình 2nm và 3nm. Công ty cũng đang lên kế hoạch khởi công xây dựng nhà máy thứ ba trong tiểu bang, với các quy trình 2nm hoặc tiên tiến hơn dự kiến sẽ được sử dụng.



Sponsor